丰满少妇女人a毛片视频-酒色成人网-日韩欧美一-日韩精品一区二区av在线观看-成人久久免费-欧美精品一二三四区-国产午夜免费-亚洲男人第一天堂-一区二区三区福利视频-午夜激情影院-av中文天堂在线-免费一区二区-欧美日韩xxx-91区视频-亚洲另类激情专区小说图片-黄色的网站在线观看-香蕉精品在线

高分網(wǎng) > 答案大全 > 作業(yè)答案 > 課后作業(yè)答案 >

eda與vhdl課后答案(2)

時(shí)間: 炎婷2 課后作業(yè)答案

  END count;

  ARCHITECTURE a OF count IS

  BEGIN

  PROCESS(clk)

  IF clk'EVENT AND clk='1' THEN

  q<=q+1;

  END PROCESS;

  END a;

  10、修改正確如下所示:

  SIGNAL invalue:IN INTEGER RANGE 0 TO 15;

  SIGNAL outvalue:OUT STD_LOGIC;

  CASE invalue IS

  WHEN 0=>outvalue<='1';

  WHEN 1=>outvalue<='0';

  WHEN OTHERS=>NULL;

  END CASE;

  11、修改正確如下所示:

  BEGIN

  SIGNAL a,b,c:STD_LOGIC;

  pro1:PROCESS(clk)

  BEGIN

  IF NOT (clk'EVENT AND clk='1') THEN

  x<=a XOR b OR c;

  END IF;

  END PROCESS;

  END;

  12、(1) PROCESS(…) --本題中兩條IF語句均為信號c進(jìn)行可能賦值,VHDL語言不允許 IF a=b THEN

  c<=d;

  END IF;

  IF a=4 THEN

  c<=d+1;

  END IF;

  END PROCESS;

  (2)ARCHITECTURE behave OF mux IS --同時(shí)為q進(jìn)行多次可能賦值,VHDL語言不允許 BEGIN

  q<=i0 WHEN a='0' AND b='0' ELSE '0'; --WHEN ELSE語句語法錯(cuò)誤

  q<=i1 WHEN a='0' AND b='1' ELSE '0';

  q<=i2 WHEN a='1' AND b='0' ELSE '0';

  q<=i3 WHEN a='1' AND b='1' ELSE '0';

  END behave;

  13、next1<=1101 WHEN (a='0' AND b='0') ELSE

  d WHEN a='0' ELSE

  c WHEN b='1' ELSE

  1011;

  15、(1)、STD_LOGIC_UNSIGNED

  (2)、GENERIC

  (3)、IN

  (4)、width-1(7)

  (5)、counter_n

  (6)、“00000000”

  (7)、clk’EVENT AND clk=’1’

  (8)、ELSIF

  (9)、END IF

  (10)、q<= count

  16、修改正確如下所示:

  LIBRARY IEEE;

  ENTITY CNT10 IS

  PORT ( clk: IN STD_LOGIC;

  q: OUT STD_LOGIC_VECTOR(3 DOWNTO 0));

  END CNT10;

  ARCHITECTURE bhv OF CNT10 IS

  SIGNAL q1 : STD_LOGIC_VECTOR(3 DOWNTO 0);

  BEGIN

  PROCESS (clk)

  BEGIN

  IF RISING_EDGE(clk) begin –begin修改為THEN

  IF q1 < 9 THEN --q1為STD_LOGIC數(shù)據(jù)類型,而9為整型不可直接比較

  q1 <= q1 + 1; -- q1為STD_LOGIC數(shù)據(jù)類型,而1為整型不可直接相加

  ELSE

  q1 <= (OTHERS => '0');

  END IF;

  END IF;

  END PROCESS;

  q <= q1;

  END bhv;

  17、使用IF語句實(shí)現(xiàn)

  LIBRARY IEEE;

  USE IEEE.STD_LOGIC_1164.ALL;

  ENTITY mux21 IS

  PORT(ain,bin,sel:IN STD_LOGIC_VECTOR(1 DOWNTO 0);

  cout:OUT STD_LOGIC_VECTOR(1 DOWNTO 0));

  END;

  ARCHITECTURE bhv OF mux21 IS

  SIGNAL cout_tmp:STD_LOGIC_VECTOR(1 DOWNTO 0);

  BEGIN

  PROCESS(ain,bin,sel)

  BEGIN

  IF (sel="00") THEN cout_tmp<=ain OR bin;

  ELSIF (sel="01") THEN cout_tmp<=ain XOR bin;

  ELSIF (sel="10") THEN cout_tmp<=ain AND bin;

  ELSE cout_tmp<=ain NOR bin;

  END IF;

  END PROCESS;

  cout<=cout_tmp;

  END bhv;

47740 临海市| 合山市| 彝良县| 永平县| 松溪县| 南丹县| 柳江县| 都江堰市| 建瓯市| 东平县| 长春市| 历史| 绥化市| 新乐市| 武鸣县| 札达县| 聂荣县| 乌鲁木齐县| 婺源县| 名山县| 博湖县| 平邑县| 保山市| 建湖县| 东阿县| 许昌市| 佛冈县| 雷山县| 江孜县| 洛扎县| 东乡族自治县| 禹州市| 武陟县| 永定县| 蚌埠市| 阿拉善左旗| 哈尔滨市| 巩留县| 虹口区| 大城县| 苗栗市|